書(shū)馨卡幫你省薪 2024個(gè)人購(gòu)書(shū)報(bào)告 2024中圖網(wǎng)年度報(bào)告
歡迎光臨中圖網(wǎng) 請(qǐng) | 注冊(cè)
> >>
數(shù)字電路與系統(tǒng)實(shí)驗(yàn)教程

數(shù)字電路與系統(tǒng)實(shí)驗(yàn)教程

作者:馬彧 主編
出版社:北京郵電大學(xué)出版社出版時(shí)間:2008-01-01
開(kāi)本: 16開(kāi) 頁(yè)數(shù): 202
中 圖 價(jià):¥17.7(7.7折) 定價(jià)  ¥23.0 登錄后可看到會(huì)員價(jià)
加入購(gòu)物車(chē) 收藏
運(yùn)費(fèi)6元,滿(mǎn)39元免運(yùn)費(fèi)
?新疆、西藏除外
本類(lèi)五星書(shū)更多>

數(shù)字電路與系統(tǒng)實(shí)驗(yàn)教程 版權(quán)信息

數(shù)字電路與系統(tǒng)實(shí)驗(yàn)教程 本書(shū)特色

本書(shū)是大連理工大學(xué)城市學(xué)院唐志宏、韓振振教授主編的《數(shù)字電路與系統(tǒng)》一書(shū)的配套實(shí)驗(yàn)教材。旨在通過(guò)實(shí)驗(yàn),使讀者對(duì)《數(shù)字電路與系統(tǒng)》所介紹的數(shù)字電路基礎(chǔ)知識(shí)有較為全面的認(rèn)識(shí)和掌握。 全書(shū)共分8章。第1章內(nèi)容為數(shù)字電路基礎(chǔ)及邏輯門(mén);第2章內(nèi)容為組合邏輯電路;第3章內(nèi)容為觸發(fā)器;第4章內(nèi)容為時(shí)序邏輯電路;第5章內(nèi)容為存儲(chǔ)器和可編程邏輯器件;第6章內(nèi)容為555定時(shí)器;第7章內(nèi)容為數(shù)/模與模/數(shù)轉(zhuǎn)換;第8章內(nèi)容為數(shù)字系統(tǒng)設(shè)計(jì)。

數(shù)字電路與系統(tǒng)實(shí)驗(yàn)教程 內(nèi)容簡(jiǎn)介

本書(shū)是《數(shù)字電路與系統(tǒng)》課程的實(shí)驗(yàn)教材。旨在通過(guò)實(shí)驗(yàn),使讀者對(duì)《數(shù)字電路與系統(tǒng)》所介紹的數(shù)字電路基礎(chǔ)知識(shí)有較為全面的認(rèn)識(shí)和掌握。全書(shū)共分8章。第1章內(nèi)容為數(shù)字電路基礎(chǔ)及邏輯門(mén);第2章內(nèi)容為組合邏輯電路;第3章內(nèi)容為觸發(fā)器;第4章內(nèi)容為時(shí)序邏輯電路;第5章內(nèi)容為存儲(chǔ)器和可編程邏輯器件;第6章內(nèi)容為555定時(shí)器;第7章內(nèi)容為數(shù)/模與模/數(shù)轉(zhuǎn)換;第8章內(nèi)容為數(shù)字系統(tǒng)設(shè)計(jì)。
本書(shū)在實(shí)驗(yàn)內(nèi)容的安排上,注意貫徹從實(shí)際出發(fā)、由淺入深、深入淺出、加強(qiáng)學(xué)生動(dòng)手實(shí)踐能力等原則。在電路的分析、設(shè)計(jì)與實(shí)現(xiàn)部分,采用一個(gè)題目多種方案對(duì)比的實(shí)現(xiàn)方式,從驗(yàn)證、設(shè)計(jì)等多個(gè)角度,教授系統(tǒng)的開(kāi)發(fā)技巧,反復(fù)訓(xùn)練學(xué)生的分析問(wèn)題和解決問(wèn)題的能力,為進(jìn)一步學(xué)習(xí)其他的專(zhuān)業(yè)課程打下堅(jiān)實(shí)的基礎(chǔ)。另外,在每個(gè)實(shí)驗(yàn)?zāi)┒几接幸欢〝?shù)量的思考題目,以啟發(fā)學(xué)生的思路,擴(kuò)展學(xué)生的視野,加深學(xué)生的實(shí)驗(yàn)印象。
本書(shū)可供普通高校、高職技術(shù)院校的電子、計(jì)算機(jī)、自控等專(zhuān)業(yè)作為實(shí)驗(yàn)教材或教學(xué)參考書(shū)。

數(shù)字電路與系統(tǒng)實(shí)驗(yàn)教程 目錄

第1章 數(shù)字電路基礎(chǔ)及邏輯門(mén)
1.1 基本邏輯運(yùn)算和邏輯門(mén)
1.2 復(fù)合邏輯運(yùn)算和邏輯門(mén)
 1.3 集成邏輯門(mén)
  1.3.1 CMOS集成邏輯門(mén)
  1.3.2 TTL集成邏輯門(mén)
1.4 集成邏輯門(mén)的選擇和使用
  1.4.1 集成邏輯門(mén)電路系列及型號(hào)命名法
  1.4.2 集成邏輯門(mén)的使用
 1.5 實(shí)驗(yàn)
  實(shí)驗(yàn)1 邏輯門(mén)基本邏輯功能驗(yàn)證
  實(shí)驗(yàn)2 邏輯門(mén)應(yīng)用
  實(shí)驗(yàn)3 用VHDL語(yǔ)言描述邏輯門(mén)電路實(shí)驗(yàn)
第2章 組合邏輯電路
 2.1 組合邏輯電路設(shè)計(jì)
 2.2 加法器
 2.3 數(shù)值比較器
 2.4 編碼器和譯碼器
  2.4.1 編碼器
  2.4.2 譯碼器
 2.5 數(shù)據(jù)選擇器和數(shù)據(jù)分配器
  2.5.1 數(shù)據(jù)選擇器
  2.5.2 數(shù)據(jù)分配器
 2.6 實(shí)驗(yàn)
  實(shí)驗(yàn)1 由邏輯門(mén)構(gòu)成的組合邏輯電路的設(shè)計(jì)
  實(shí)驗(yàn)2 加法器和數(shù)值比較器綜合實(shí)驗(yàn)
  實(shí)驗(yàn)3 編碼器和譯碼器綜合實(shí)驗(yàn)
  實(shí)驗(yàn)4 數(shù)據(jù)選擇器和數(shù)據(jù)分配器綜合實(shí)驗(yàn)
  實(shí)驗(yàn)5 用VHDL語(yǔ)言描述組合邏輯電路實(shí)驗(yàn)
第3章 觸發(fā)器
 3.1 電平觸發(fā)器
  3.1.1 基本RS觸發(fā)器
  3.1.2 時(shí)鐘D觸發(fā)器
 3.2 邊沿觸發(fā)器
  3.2.1 D觸發(fā)器
  3.2.2 JK觸發(fā)器
 3.3 實(shí)驗(yàn)
  實(shí)驗(yàn)1 電平觸發(fā)器的功能驗(yàn)證及應(yīng)用
  實(shí)驗(yàn)2 邊沿觸發(fā)器的功能驗(yàn)證及應(yīng)用
  實(shí)驗(yàn)3 用VHDL語(yǔ)言描述觸發(fā)器實(shí)驗(yàn)
第4章 時(shí)序邏輯電路
 4.1 時(shí)序邏輯電路的分析和設(shè)計(jì)
 4.2 米里型電路和摩爾型電路
 4.3 計(jì)數(shù)器
 4.4 寄存器
 4.5 實(shí)驗(yàn)
  實(shí)驗(yàn)1 時(shí)序邏輯電路設(shè)計(jì)
  實(shí)驗(yàn)2 MSL計(jì)數(shù)器及其應(yīng)用
  實(shí)驗(yàn)3 MSL通用移位寄存器及其應(yīng)用
  實(shí)驗(yàn)4 用VHDL語(yǔ)言描述時(shí)序邏輯電路實(shí)驗(yàn)
第5章 存儲(chǔ)器和可編程邏輯器件
 5.1 隨機(jī)存取存儲(chǔ)器
  5.1.1 靜態(tài)隨機(jī)存取存儲(chǔ)器
  5.1.2 動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器
 ……
第6章 555定時(shí)器
第7章 數(shù)/模和模/數(shù)轉(zhuǎn)換
第8章 數(shù)字系統(tǒng)設(shè)計(jì)
附錄A 數(shù)字電路實(shí)驗(yàn)儀介紹
附錄B 預(yù)習(xí)報(bào)告、實(shí)驗(yàn)報(bào)告的寫(xiě)作內(nèi)容
附錄C VHDL編程語(yǔ)言簡(jiǎn)介
附錄D MAX+plus II軟件的使用
附錄E 常用集成電路引腳排列圖
參考文獻(xiàn)
展開(kāi)全部
暫無(wú)評(píng)論……
書(shū)友推薦
編輯推薦
返回頂部
中圖網(wǎng)
在線(xiàn)客服