歡迎光臨中圖網(wǎng) 請 | 注冊

EDA技術(shù)與應(yīng)用

出版社:機(jī)械工業(yè)出版社出版時(shí)間:2008-08-01
開本: 16開 頁數(shù): 332
中 圖 價(jià):¥25.9(7.2折) 定價(jià)  ¥36.0 登錄后可看到會員價(jià)
加入購物車 收藏
運(yùn)費(fèi)6元,滿39元免運(yùn)費(fèi)
?新疆、西藏除外
本類五星書更多>

EDA技術(shù)與應(yīng)用 版權(quán)信息

EDA技術(shù)與應(yīng)用 本書特色

《普通高等教育“十一五”國家級規(guī)劃教材:EDA技術(shù)與應(yīng)用》是針對當(dāng)前電子設(shè)計(jì)自動(dòng)化(EDA)技術(shù)發(fā)展日新月異,系統(tǒng)設(shè)計(jì)、芯片設(shè)計(jì)和電路設(shè)計(jì)中的應(yīng)用軟件不斷升級,設(shè)計(jì)理念、設(shè)計(jì)手段不斷提高的情況而編寫的。在編寫上突出理論與實(shí)踐相結(jié)合的風(fēng)格,由淺入深地介紹了EDA技術(shù)、各種設(shè)計(jì)仿真軟件的使用方法、可編程邏輯器件的概念和基本應(yīng)用、EDA綜合設(shè)計(jì)等內(nèi)容。 《普通高等教育“十一五”國家級規(guī)劃教材:EDA技術(shù)與應(yīng)用》是作者多年教學(xué)改革的成果,其內(nèi)容已經(jīng)在多門課程中得到了實(shí)踐,尤其是在山東省精品課程“數(shù)字電子技術(shù)”的教學(xué)中得到了充分的驗(yàn)證,證明《普通高等教育“十一五”國家級規(guī)劃教材:EDA技術(shù)與應(yīng)用》緊跟當(dāng)前科技發(fā)展的需要,符合普通高等院校電子電氣信息類各專業(yè)“EDA技術(shù)與應(yīng)用”的教學(xué)要求。《普通高等教育“十一五”國家級規(guī)劃教材:EDA技術(shù)與應(yīng)用》既可作為教材和參考書,也可作為電子行業(yè)工程技術(shù)人員的入門讀物和軟件操作手冊,讀者可以根據(jù)自己的需要對有關(guān)內(nèi)容加以組合和取舍。

EDA技術(shù)與應(yīng)用 內(nèi)容簡介

本書為普通高等教育“十一五”國家級規(guī)劃教材,主要內(nèi)容包括:EDA技術(shù);電路設(shè)計(jì)仿真軟件:PSpice、Multisim8的使用方法;可編程邏輯器件的工作原理、分類及應(yīng)用;硬件描述語言Vetilog HDL的語法要點(diǎn)與設(shè)計(jì)實(shí)例;數(shù)字集成軟件QuartLts Ⅱ、仿真軟件ModelSim、綜合軟件Synplify Pro等的使用方法及設(shè)計(jì)流程;EDA技術(shù)綜合設(shè)計(jì)實(shí)例。
本書內(nèi)容全面,注重基礎(chǔ),理論聯(lián)系實(shí)際,突出實(shí)用性,并使用大量圖表說明問題,編寫簡明精煉、針對性強(qiáng),設(shè)計(jì)實(shí)例都通過了編譯,設(shè)計(jì)文件和參數(shù)選擇都經(jīng)過驗(yàn)證,便于讀者對內(nèi)容的理解和掌握。
本書配有免費(fèi)電子課件,歡迎選用本書作教材的老師登錄www.cmpedu.com下載或發(fā)郵件到wbj@cmpbook.com索取。
本書可作為高等工科院校電子電氣信息類各專業(yè)“EDA技術(shù)與應(yīng)用”方面的教材或參考書,也可作為計(jì)算機(jī)仿真和計(jì)算機(jī)輔助設(shè)計(jì)的實(shí)訓(xùn)課程教材,還可作為廣大電子設(shè)計(jì)人員的設(shè)計(jì)參考書或使用手冊。

EDA技術(shù)與應(yīng)用 目錄

前言
第1章 EDA技術(shù)
1.1 EDA技術(shù)簡介
1.1.1 EDA技術(shù)的起源
1.1.2 EDA技術(shù)的發(fā)展趨勢及特點(diǎn)
1.2 常用EDA軟件介紹
1.2.1 EDA軟件的分類
1.2.2 EDA軟件的發(fā)展趨勢
1.3 EDA工程的設(shè)計(jì)流程
1.4 EDA工程的設(shè)計(jì)方法
習(xí)題
第2章 電路設(shè)計(jì)仿真軟件PSpice及其應(yīng)用
2.1 PSpice簡介
2.2 PSpice的有關(guān)要求和規(guī)定
2.3 PSpice中電路的描述
2.4 PSpice的主要分析仿真功能
2.5 PSpice 9.1仿真平臺操作及使用介紹
2.6 PSpice 9.1應(yīng)用設(shè)計(jì)舉例
2.7 OrCAD Capture仿真平臺使用介紹
2.7.1 OrCAD PSpice繪制電路原理圖
2.7.2 OrCAD PSpice電路設(shè)計(jì)
2.8 OrCAD Capture仿真設(shè)計(jì)舉例
2.8.1 直流掃描分析的應(yīng)用
2.8.2 BJT單管共射放大電路設(shè)計(jì)
2.8.3 CMOS單級放大電路
2.8.4 PSpice的兩級放大電路放大器分析
2.8.5 數(shù)字電路仿真分析
習(xí)題
第3章 電路設(shè)計(jì)仿真軟件Multisim8
3.1 Multisim8的特點(diǎn)
3.2 Multisim8的基本功能
3.3 Multisim8用戶界面及操作
3.3.1 Muhisim8的主窗口界面
3.3.2 主菜單欄
3.3.3 工具欄
3.4 Multisim8的元器件與元器件庫
3.5 Multisim8的虛擬儀器及其使用
3.6 電路的仿真與分析
3.6.1 Muhisim8界面的設(shè)置
3.6.2 創(chuàng)建應(yīng)用電路
3.6.3 電路仿真
3.6.4 電路基本分析方法
3.7 仿真電路的后處理
3.7.1 電路的統(tǒng)計(jì)信息報(bào)告
3.7.2 導(dǎo)入/導(dǎo)出仿真電路的信息
3.7.3 后處理器
3.8 Multisim8設(shè)計(jì)仿真實(shí)例
3.8.1 電路原理驗(yàn)證仿真實(shí)例
3.8.2 模擬電子電路驗(yàn)證仿真實(shí)例
3.8.3 數(shù)字電子電路驗(yàn)證仿真實(shí)例
習(xí)題
第4章 可編程邏輯器件
4.1 PLD簡介
4.1.1 PLD的發(fā)展
4.1.2 PLD的基本結(jié)構(gòu)和特點(diǎn)
4.2 PLD的編程原理和方式
4.2.1 PLD的編程原理
4.2.2 PLD的編程方式
4.3 PLD的分類
4.3.1 根據(jù)“與”陣列和“或”陣列是否可編程分類
4.3.2 根據(jù)性能分類
4.4 CPLD和FPGA
4 4 1 CPLD
4.4.2 FPGA
4.4.3 CPLD和FPGA的差別與特點(diǎn)
4.5 Ahera公司的PLD
4.5.1 Ahera公司的CPLD
4.5.2 Ahera公司的FPGA
習(xí)題
第5章 硬件描述語言Verilog HDL
5.1 Verilog HDL簡介
5.2 Verilog HDL的特點(diǎn)
5.3 Verilog HDL重要的功能和概念
5.4 Verilog HDL的語法規(guī)定與常規(guī)要素
5.5 Verilog HDL代碼的基本結(jié)構(gòu)
5.6 Verilog HDL的結(jié)構(gòu)說明語句
5.7 Verilog HDL語句的順序執(zhí)行與并行執(zhí)行
5.8 Verilog HDL模塊的種類和描述
5.9 Verilog HDL仿真語句
5.9.1 Verilog HDL仿真語句介紹
5.9.2 Verilog HDL仿真語句應(yīng)用舉例
5.10 常用數(shù)字電路的Verilog HDL系統(tǒng)設(shè)計(jì)
5.10.1 組合邏輯門電路系統(tǒng)設(shè)計(jì)
5.10.2 時(shí)序電路系統(tǒng)設(shè)計(jì)
習(xí)題
第6章 數(shù)字集成軟件Quartus Ⅱ及其應(yīng)用
6.1 Quartus Ⅱ簡介
6.2 Quartus Ⅱ的設(shè)計(jì)流程
6.3 Quartus Ⅱ的設(shè)計(jì)應(yīng)用
6.4 時(shí)序分析
6.5 基于PowerPlay Power Analyzer Tool的功耗估算
6.6 調(diào)用帶參數(shù)的庫元件
6.7 SignalTap Ⅱ嵌入邏輯分析儀
6.7.1 SignalTap Ⅱ的使用
6.7.2 SignalTap Ⅱ的設(shè)計(jì)舉例
6.7.3 波形仿真
6.7.4 使用SignalTap Ⅱ嵌入式邏輯分析儀進(jìn)行實(shí)時(shí)測試
習(xí)題
第7章 仿真軟件ModelSim及其應(yīng)用
7.1 ModelSim簡介
7.2 ModelSim的特點(diǎn)
7.3 ModelSim仿真流程
7.4 ModelSim交互命令方式介紹
7.5 ModelSim批處理仿真文件和工作方式
7.6 ModelSim的Verilog HDL測試平臺設(shè)計(jì)
7.7 ModelSim仿真設(shè)計(jì)舉例
7.7.1 4位加法器的ModelSim仿真設(shè)計(jì)
7.7.2 十進(jìn)制計(jì)數(shù)器的ModelSim功能仿真設(shè)計(jì)
7.7.3 十進(jìn)制計(jì)數(shù)器的ModelSim時(shí)序仿真設(shè)計(jì)
習(xí)題
第8章 綜合軟件Synplify Pro及其應(yīng)用
8.1 Synplify Pro簡介
8.2 Synplify Pro的特點(diǎn)
8.3 Synplify Pro綜合設(shè)計(jì)
8.4 十進(jìn)制計(jì)數(shù)器的Synplify Pro綜合設(shè)計(jì)應(yīng)用舉例
8.4.1 十進(jìn)制計(jì)數(shù)器前端設(shè)計(jì)
8.4.2 十進(jìn)制計(jì)數(shù)器的Synplify Pro綜合設(shè)計(jì)
8.4.3 十進(jìn)制計(jì)數(shù)器后端設(shè)計(jì)
習(xí)題
第9章 EDA技術(shù)綜合設(shè)計(jì)應(yīng)用
9.1 Muhisim8設(shè)計(jì)仿真應(yīng)用實(shí)例
9.1.1 模擬/數(shù)字混合電路系統(tǒng)設(shè)計(jì)仿真實(shí)例
9.1.2 高頻電子電路設(shè)計(jì)仿真實(shí)例
9.2 基于多種EDA軟件的數(shù)字電路系統(tǒng)設(shè)計(jì)實(shí)例
9.2.1 模60計(jì)數(shù)器
9.2.2 交通燈控制器
9.2.3 UART數(shù)據(jù)接收發(fā)送器
9.2.4 FIFO數(shù)據(jù)緩存器
9.2.5 可編程并行接口8255芯片
習(xí)題
附錄
附錄A 基于PSpice的仿真分析實(shí)驗(yàn)
附錄B 基于Multisim8的設(shè)計(jì)仿真實(shí)驗(yàn)
附錄C 基于Quartus Ⅱ的設(shè)計(jì)實(shí)驗(yàn)
附錄D 基于ModelSim和Synplify Pro的設(shè)計(jì)參考實(shí)驗(yàn)
附錄E Trex-C1 FPGA開發(fā)板引腳表
參考文獻(xiàn)
展開全部

EDA技術(shù)與應(yīng)用 節(jié)選

第1章 EDA技術(shù)
內(nèi)容提要:本章主要介紹了EDA技術(shù)的概念、產(chǎn)生和發(fā)展歷史,EDA技術(shù)的應(yīng)用領(lǐng)域及其發(fā)展前景,列舉并介紹了一些常用的EDA軟件。
電子設(shè)計(jì)自動(dòng)化(Electronic Design Automation,EDA)是從計(jì)算機(jī)輔助設(shè)計(jì)(CAD)、計(jì)算機(jī)輔助工程(CAE)等發(fā)展而來的。
  1.1 EDA技術(shù)簡介
EDA技術(shù)是以計(jì)算機(jī)為工作平臺,以相關(guān)的EDA開發(fā)軟件為工具,以大規(guī)?删幊踢壿嬈骷ò–PLD、FPGA、EPLD等)為設(shè)計(jì)載體,以硬件描述語言(Hardware Descrip—tion Language,HDL)為系統(tǒng)邏輯描述的主要表達(dá)方式,自動(dòng)完成系統(tǒng)算法和電路設(shè)計(jì),*終形成電子系統(tǒng)或?qū)S眉尚酒囊婚T新技術(shù)。
EDA技術(shù)研究的對象是電路或系統(tǒng)芯片設(shè)計(jì)的過程,可分為系統(tǒng)級、電路級和物理級三個(gè)層次。EDA設(shè)計(jì)領(lǐng)域和內(nèi)容,包括從低頻、高頻到微波,從線性到非線性,從模擬到數(shù)字,從可編程邏輯器件、通用集成電路到專用集成電路的電子自動(dòng)化設(shè)計(jì)。
  1.1.1 EDA技術(shù)的起源
  一般認(rèn)為EDA技術(shù)的發(fā)展經(jīng)歷了CAD、CAE和EDA三個(gè)階段。
1.CAD階段
20世紀(jì)60年代之前,電子產(chǎn)品硬件系統(tǒng)設(shè)計(jì)大都采用分立元件。隨著集成電路的出現(xiàn)和應(yīng)用,硬件系統(tǒng)設(shè)計(jì)進(jìn)入到CAD發(fā)展的初級階段,該階段的硬件設(shè)計(jì)大量選用中、小規(guī)模標(biāo)準(zhǔn)集成電路。20世紀(jì)70年代,由于設(shè)計(jì)師對圖形符號的使用數(shù)量有限,因此傳統(tǒng)的手工布圖方法無法滿足產(chǎn)品復(fù)雜性的要求,更不能滿足工作效率的要求,就產(chǎn)生了一些單獨(dú)的工具軟件,主要用于印制電路板(PCB)布線設(shè)計(jì)、電路模擬、邏輯模擬及版圖的繪制等領(lǐng)域。這種應(yīng)用計(jì)算機(jī)進(jìn)行輔助設(shè)計(jì)的時(shí)期,就是CAD階段。例如:PCB布線軟件TANGO,用于電路模擬的SPICE,以及后來的集成電路版圖編輯與設(shè)計(jì)規(guī)則檢查系統(tǒng)等軟件,都是這個(gè)時(shí)期的產(chǎn)品。這時(shí)的設(shè)計(jì)方法和工具軟件,雖然也可以利用計(jì)算機(jī)將設(shè)計(jì)人員從大量繁瑣、重復(fù)的計(jì)算和繪圖工作中解脫出來,但對于復(fù)雜的電子系統(tǒng)設(shè)計(jì),當(dāng)時(shí)的EDA軟件設(shè)計(jì)能力和作用依然有限,主要是功能單一且相互獨(dú)立,還不能提供系統(tǒng)的仿真與綜合。
 ……

商品評論(0條)
暫無評論……
書友推薦
編輯推薦
返回頂部
中圖網(wǎng)
在線客服