歡迎光臨中圖網(wǎng) 請(qǐng) | 注冊(cè)

數(shù)字電子技術(shù)

出版社:電子工業(yè)出版社出版時(shí)間:2015-02-01
開本: 16開 頁數(shù): 184
本類榜單:教材銷量榜
中 圖 價(jià):¥17.2(4.9折) 定價(jià)  ¥35.0 登錄后可看到會(huì)員價(jià)
加入購物車 收藏
運(yùn)費(fèi)6元,滿39元免運(yùn)費(fèi)
?新疆、西藏除外
溫馨提示:5折以下圖書主要為出版社尾貨,大部分為全新(有塑封/無塑封),個(gè)別圖書品相8-9成新、切口
有劃線標(biāo)記、光盤等附件不全詳細(xì)品相說明>>
本類五星書更多>
買過本商品的人還買了

數(shù)字電子技術(shù) 版權(quán)信息

數(shù)字電子技術(shù) 本書特色

本書共7章,內(nèi)容包括邏輯代數(shù)基礎(chǔ)、集成邏輯門電路、組合邏輯電路、時(shí)序邏輯電路、脈沖波形的產(chǎn)生和變換、半導(dǎo)體存儲(chǔ)器和可編程邏輯器件等。各章*后一節(jié)為multisim仿真示例。   本教材適應(yīng)面較寬,可作為高等工科院校有關(guān)專業(yè)的本科生、高職高專學(xué)生及自考生的教材,也可供電子技術(shù)領(lǐng)域的工程技術(shù)人員學(xué)習(xí)參考。

數(shù)字電子技術(shù) 內(nèi)容簡介

本書共7章,內(nèi)容包括邏輯代數(shù)基礎(chǔ)、集成邏輯門電路、組合邏輯電路、時(shí)序邏輯電路、脈沖波形的產(chǎn)生和變換、半導(dǎo)體存儲(chǔ)器和可編程邏輯器件等。各章*后一節(jié)為Multisim仿真示例。 本教材適應(yīng)面較寬,可作為高等工科院校有關(guān)專業(yè)的本科生、高職高專學(xué)生及自考生的教材,也可供電子技術(shù)領(lǐng)域的工程技術(shù)人員學(xué)習(xí)參考。

數(shù)字電子技術(shù) 目錄

第1章  邏輯代數(shù)基礎(chǔ)
  1.1  數(shù)制與碼制
    1.1.1  數(shù)制
    1.1.2  數(shù)制轉(zhuǎn)換
    1.1.3  碼制
  1.2  二進(jìn)制數(shù)的運(yùn)算
    1.2.1  二進(jìn)制正負(fù)數(shù)的表示方法
    1.2.2  二進(jìn)制補(bǔ)碼運(yùn)算
  1.3  邏輯運(yùn)算
    1.3.1  三種基本邏輯運(yùn)算
    1.3.2  幾種復(fù)合邏輯運(yùn)算
  1.4  邏輯代數(shù)的公式和規(guī)則
    1.4.1  基本公式
    1.4.2  導(dǎo)出公式
    1.4.3  基本規(guī)則
  1.5  邏輯關(guān)系的表示形式
    1.5.1  邏輯關(guān)系的表示形式
    1.5.2  各種表示方法之間的相互轉(zhuǎn)換
    1.5.3  邏輯函數(shù)式形式的變換
  1.6  邏輯函數(shù)的公式化簡法
  1.7  邏輯函數(shù)的卡諾圖及其化簡法
    1.7.1  邏輯函數(shù)式的標(biāo)準(zhǔn)形式
    1.7.2  邏輯函數(shù)的卡諾圖化簡法
  1.8  multisim仿真示例
  習(xí)題
第2章  集成邏輯門電路
  2.1  ttl集成邏輯門電路
  2.2  cmos集成邏輯門電路
  2.3  邏輯門電路的特性與參數(shù)
  2.4  開路門與三態(tài)門
  2.5  集成邏輯門使用中的實(shí)際問題
    2.5.1  接口電路
    2.5.2  抗干擾措施
  2.6  multisim仿真示例
  習(xí)題
第3章  組合邏輯電路
  3.1  組合邏輯電路的分析
  3.2  組合邏輯電路的設(shè)計(jì)
  3.3  常用的中規(guī)模組合邏輯電路
    3.3.1  加法器
    3.3.2  編碼器與譯碼器
    3.3.3  數(shù)據(jù)選擇器與多路分配器
    3.3.4  數(shù)值比較器
  3.4  組合邏輯電路中的競爭與冒險(xiǎn)現(xiàn)象
    3.4.1  競爭現(xiàn)象
    3.4.2  冒險(xiǎn)現(xiàn)象
    3.4.3  冒險(xiǎn)現(xiàn)象的判別
    3.4.4  冒險(xiǎn)現(xiàn)象的消除
  3.5  multisim仿真示例
  習(xí)題
第4章  時(shí)序邏輯電路
  4.1  概述
  4.2  觸發(fā)器
    4.2.1  基本觸發(fā)器
    4.2.2  集成觸發(fā)器
  4.3  時(shí)序邏輯電路的分析
    4.3.1  同步時(shí)序邏輯電路的分析
    4.3.2  異步時(shí)序邏輯電路的分析
  4.4  時(shí)序邏輯電路的設(shè)計(jì)
    4.4.1  同步時(shí)序邏輯電路的設(shè)計(jì)
    4.4.2  異步時(shí)序邏輯電路的設(shè)計(jì)
  4.5  常用的時(shí)序邏輯電路
    4.5.1  寄存器
    4.5.2  計(jì)數(shù)器
    4.5.3  順序脈沖發(fā)生器
    4.5.4  序列信號(hào)發(fā)生器
  4.6  multisim仿真示例
  習(xí)題
第5章  脈沖波形的產(chǎn)生和變換
  5.1  概述
  5.2  555定時(shí)電路
    5.2.1  基本組成
    5.2.2  工作原理及特點(diǎn)
  5.3  單穩(wěn)態(tài)電路
    5.3.1  電路組成
    5.3.2  工作原理
  5.4  多諧振蕩器
    5.4.1  電路組成
    5.4.2  工作原理
  5.5  施密特電路
  5.6  multisim仿真示例
  習(xí)題
第6章  dac和adc
  6.1  dac
    6.1.1  dac的基本概念
    6.1.2  dac的電路形式及工作原理
    6.1.3  集成dac
  6.2  adc
    6.2.1  adc的組成
    6.2.2  adc電路
    6.2.3  adc的主要技術(shù)指標(biāo)
    6.2.4  集成adc
  6.3  multisim仿真示例
  習(xí)題
第7章  半導(dǎo)體存儲(chǔ)器和可編程邏輯器件
  7.1  半導(dǎo)體存儲(chǔ)器
    7.1.1  只讀存儲(chǔ)器(rom)
    7.1.2  rom在組合邏輯設(shè)計(jì)中的應(yīng)用
    7.1.3  rom的編程及分類
    7.1.4  隨機(jī)存取存儲(chǔ)器(ram)
    7.1.5  存儲(chǔ)器容量的擴(kuò)展
  7.2  可編程邏輯器件pld一
    7.2.1  pld電路簡介
    7.2.2  pld的開發(fā)
  7.3  multisim仿真示例
  習(xí)題
附錄a  multisim簡介
附錄b  常用邏輯符號(hào)對(duì)照表
附錄c  數(shù)字集成電路的型號(hào)命名法
參考文獻(xiàn)
展開全部

數(shù)字電子技術(shù) 作者簡介

江小安,教授,西安電子科技大學(xué)技術(shù)物理學(xué)院,負(fù)責(zé)模擬電子技術(shù)、數(shù)字電子技術(shù)等課程,編寫過包括:迷你電子技術(shù)、數(shù)字電子技術(shù)等多本教材,目前在西安的多所民辦高校任教。

商品評(píng)論(0條)
暫無評(píng)論……
書友推薦
本類暢銷
編輯推薦
返回頂部
中圖網(wǎng)
在線客服