書馨卡幫你省薪 2024個人購書報告 2024中圖網(wǎng)年度報告
歡迎光臨中圖網(wǎng) 請 | 注冊
> >
情報研究與創(chuàng)新_

情報研究與創(chuàng)新_

出版社:科學出版社出版時間:2015-12-19
開本: B5 頁數(shù): 400頁
本類榜單:社會科學銷量榜
中 圖 價:¥34.6(7.2折) 定價  ¥48.0 登錄后可看到會員價
暫時缺貨 收藏
運費6元,滿39元免運費
?新疆、西藏除外
本類五星書更多>
買過本商品的人還買了

情報研究與創(chuàng)新_ 版權(quán)信息

  • ISBN:9787030168375
  • 條形碼:9787030168375 ; 978-7-03-016837-5
  • 裝幀:一般膠版紙
  • 冊數(shù):暫無
  • 重量:暫無
  • 所屬分類:>

情報研究與創(chuàng)新_ 本書特色

本書是重慶大學國家電工電子基礎課程教學基地建設的成果之一,具有教材體系科學、教學內(nèi)容先進和教學適應性強的特點。本書系統(tǒng)地介紹了數(shù)字電路的基本理論、設計方法和典型應用。全書內(nèi)容包括:數(shù)字電路基礎、邏輯門電路、邏輯代數(shù)、組合邏輯電路的分析方法和設計方法、組合邏輯電路應用、觸發(fā)器和定時器、時序邏輯電路的分析方法和設計方法、典型時序邏輯電路、半導體存儲器、可編程邏輯器件和硬件描述語言、數(shù)模與模數(shù)轉(zhuǎn)換器。 本書內(nèi)容充實,論述透徹,便于自學。可作為高等學校電氣信息類(含電氣類、電子類)等專業(yè)的數(shù)字電子技術(shù)基礎課程的教材,也可供從事電子技術(shù)工作的工程技術(shù)人員參考。

情報研究與創(chuàng)新_ 內(nèi)容簡介

本書結(jié)合作者多年的教學和科研工作經(jīng)驗編寫而成,并根據(jù)電子技術(shù)知識的邏輯關(guān)系構(gòu)建了科學的教材體系,由淺人深,循序漸進,符合認知規(guī)律。內(nèi)容包括:數(shù)字電子技術(shù)的基本知識、基本理論、常用數(shù)字器件及其應用。 

情報研究與創(chuàng)新_ 目錄

前言第1章 數(shù)字電路基礎 1.1 數(shù)字電路的特點 1.1.1 模擬信號和數(shù)字信號 1.1.2 數(shù)字電路的特點 1.2 數(shù)制及其相互轉(zhuǎn)換 1.2.1 數(shù)制 1.2.2 數(shù)制間的轉(zhuǎn)換 1.3 二進制算術(shù)運算 1.4 碼制 1.5 二值邏輯運算 1.5.1 三種基本邏輯運算 1.5.2 復合邏輯運算 1.5.3 邏輯函數(shù) 習題第2章 邏輯門電路 2.1 二極管和晶體管的開關(guān)特性 2.1.1 二極管的開關(guān)特性 2.1.2 晶體管的開關(guān)作用特性 2.2 ttl門電路 2.2.1 ttl非門的工作原理 2.2.2 ttl非門的特性 2.2.3 ttl與非門/或非門/與或非門 2.2.4 ttl集電極開路門和三態(tài)門 2.2.5 ttl門電路的產(chǎn)品系列 2.3 cmos門電路 2.3.1 mos管的開關(guān)特性 2.3.2 cmos反相器的工作原理 2.3.3 cmos反相器的特性 2.3.4 cmos與非門/或非門 2.3.5 cmos傳輸門/三態(tài)門/異或門 2.3.6 bicmos門電路 習題第3章 邏輯代數(shù) 3.1 邏輯代數(shù)的基本定律 3.1.1 邏輯代數(shù)定理 3.1.2 常用恒等式 3.2 邏輯運算的基本規(guī)則 3.2.1 代入規(guī)則 3.2.2 反演規(guī)則 3.2.3 對偶規(guī)則 3.3 邏輯函數(shù)的代數(shù)法化簡 3.3.1 *簡的標準 3.3.2 代數(shù)法化簡 3.4 邏輯函數(shù)的卡諾圖化簡 3.4.1 邏輯函數(shù)標準表達式 3.4.2 邏輯函數(shù)的卡諾圖 3.4.3 邏輯函數(shù)的卡諾圖化簡 3.5 具有無關(guān)項的邏輯函數(shù)化簡 3.5.1 無關(guān)項概念 3.5.2 應用無關(guān)項化簡函數(shù) 習題第4章 組合邏輯電路的分析方法和設計方法 4.1 組合邏輯電路的結(jié)構(gòu)和特點 4.2 組合邏輯電路的分析方法 4.3 組合邏輯電路的穩(wěn)態(tài)波形圖 4.4 組合邏輯電路的設計方法 4.5 組合邏輯電路的競爭冒險 4.5.1 競爭冒險 4.5.2 競爭冒險的判斷 4.5.3 競爭冒險的消除 習題第5章 組合邏輯電路應用 5.1 編碼器 5.1.1 普通編碼器 5.1.2 優(yōu)先編碼器 5.2 譯碼器 5.2.1 二進制譯碼器 5.2.2 二一十進制譯碼器 5.2.3 顯示譯碼器 5.3 數(shù)據(jù)分配器與數(shù)據(jù)選擇器 5.3.1 數(shù)據(jù)分配器 5.3.2 數(shù)據(jù)選擇器 5.4 數(shù)值比較器 5.4.1 1位數(shù)值比較器 5.4.2 4位數(shù)值比較器 5.4.3 比較器的位數(shù)擴展 5.5 加法器 5.5.1 1位全加器 5.5.2 多位加法器 5.5.3加法器的應用 習題第6章 觸發(fā)器和定時器 6.1 基本rs觸發(fā)器 6.1.1 與非門基本rs觸發(fā)器 6.1.2 或非門基本rs觸發(fā)器 6.2 同步rs觸發(fā)器 6.3 邊沿觸發(fā)器 6.3.1 主從型rs觸發(fā)器 6.3.2 傳輸延時型jk觸發(fā)器 6.3.3 維持阻塞型d觸發(fā)器 6.4 觸發(fā)器邏輯功能的轉(zhuǎn)換 6.4.1 維持阻塞型d觸發(fā)器轉(zhuǎn)換為t和t’觸發(fā)器 6.4.2 觸發(fā)器的邏輯功能轉(zhuǎn)換方法 6.5 觸發(fā)器的動態(tài)特性 6.6 555定時器 6.6.1 555定時器的功能 6.6.2 555定時器組成施密特觸發(fā)器 6.6.3 555定時器組成單穩(wěn)態(tài)觸發(fā)器 6.6.4 555定時器組成多諧振蕩器 習題第7章 時序邏輯電路的分析方法和設計方法 7.1 時序邏輯電路的特點和分類 7.1.1 時序邏輯電路的結(jié)構(gòu)和特點 7.1.2 時序邏輯電路的分類 7.2 時序電路的分析方法 7.3 時序電路的設計方法 習題第8章 典型時序邏輯電路 8.1 計數(shù)器 8.1.1 計數(shù)器的概念和分類 8.1.2 二進制計數(shù)器 8.1.3 二-十進制計數(shù)器 8.1.4 用集成計數(shù)器設計n進制計數(shù)器 8.2 順序脈沖發(fā)生器 8.3 寄存器 8.3.1 并行輸入寄存器 8.3.2 移位寄存器 習題第9章 半導體存儲器 9.1 半導體存儲器基礎 9.1.1 半導體存儲器的結(jié)構(gòu)框圖 9.1.2 半導體存儲器的分類 9.2 隨機存取存儲器(ram) 9.2.1 靜態(tài)隨機存取存儲器(sram) 9.2.2 動態(tài)隨機存取存儲器(dram) 9.3 只讀存儲器 9.3.1 掩模只讀存儲器 9.3.2 可編程只讀存儲器 9.4 閃存 9.4.1 閃存的存儲單元 9.4.2 閃存的特點、和應用 9.5 存儲器容量的擴展 9.5.1 存儲器的位擴展 9.5.2 存儲器的字擴展 9.5.3 存儲器的字位擴展 習題第10章 可編程邏輯器件和硬件描述語言 10.1 與或陣列型pld 10.1.1 與或陣列型pld的原理 10.1.2 通用陣列邏輯 10.1.3 復雜可編程邏輯器件 10.2 查找表型pld 10.2.1 查找表型pld的原理 10.2.2 分段互連fpga 10.2.3 快速互連fpga 10.3 pld的設計流程 10.4 硬件描述語言 10.4.1 vhdl的基本結(jié)構(gòu) 10.4.2 vhdl的數(shù)據(jù)對象類型及運算操作符 10.4.3 vhdl語言的功能描述方式 10.4.4 vhdl語言的主要描述語句 10.4.5 vhdl設計舉例 習題第11章 數(shù)模與模數(shù)轉(zhuǎn)換器 11.1 數(shù)模和模數(shù)轉(zhuǎn)換的作用 11.2 數(shù)模轉(zhuǎn)換器 11.2 倒t形電阻網(wǎng)絡dac 11.2.2 權(quán)電流型dac 11.2.3 dac的雙極性輸出 11.2.4 dac的主要技術(shù)指標 11.3 模數(shù)轉(zhuǎn)換器 11.3.1 模數(shù)轉(zhuǎn)換基礎 11.3.2 并行比較adc 11.3.3 逐次比較adc 11.3.4 雙積分adc 11.3.5 adc的主要技術(shù)指標 習題附錄a 美國標準信息交換碼(ascii)附錄b 常用邏輯符號對照表附錄c 中國半導體集成電路型號命名法附錄d ttl和cmos門的主要技術(shù)參數(shù)表參考文獻
展開全部
商品評論(0條)
暫無評論……
書友推薦
本類暢銷
編輯推薦
返回頂部
中圖網(wǎng)
在線客服