書馨卡幫你省薪 2024個(gè)人購書報(bào)告 2024中圖網(wǎng)年度報(bào)告
歡迎光臨中圖網(wǎng) 請(qǐng) | 注冊(cè)
> >
用Verilog設(shè)計(jì)FPGA樣機(jī)實(shí)例解析

用Verilog設(shè)計(jì)FPGA樣機(jī)實(shí)例解析

出版社:機(jī)械工業(yè)出版社出版時(shí)間:2016-11-01
開本: 32開 頁數(shù): 553
中 圖 價(jià):¥132.0(8.0折) 定價(jià)  ¥165.0 登錄后可看到會(huì)員價(jià)
加入購物車 收藏
運(yùn)費(fèi)6元,滿39元免運(yùn)費(fèi)
?新疆、西藏除外
本類五星書更多>
買過本商品的人還買了

用Verilog設(shè)計(jì)FPGA樣機(jī)實(shí)例解析 版權(quán)信息

用Verilog設(shè)計(jì)FPGA樣機(jī)實(shí)例解析 本書特色

本書主要內(nèi)容包括三部分:基本的數(shù)字電路、外圍模塊和內(nèi)嵌的微控制器。介紹了基礎(chǔ)的HDL結(jié)構(gòu)和對(duì)應(yīng)硬件,并示范如何用這些結(jié)構(gòu)來搭建基本的數(shù)字電路。第二部分是應(yīng)用部分的技術(shù)為原型板設(shè)計(jì)外圍模塊,介紹了一個(gè)單獨(dú)外設(shè)的開發(fā)、實(shí)現(xiàn)和驗(yàn)證?梢詫⑦@些模塊組成一個(gè)復(fù)雜的系統(tǒng)。第三部分介紹了基于FPGA的軟核微控制器,即PicoBlaze,展示了如何將通用處理器和定制電路進(jìn)行集成。本書通過實(shí)例深入淺出地介紹了使用Verilog對(duì)可編程邏輯器件進(jìn)行設(shè)計(jì)的方法,不僅介紹了HDL的語法,還重點(diǎn)介紹了對(duì)可編程邏輯器件的設(shè)計(jì)方法,提供了一系列使用Verilog對(duì)可編程邏輯器件進(jìn)行設(shè)計(jì)的實(shí)例,書中的實(shí)例均可運(yùn)行于Xilinx公司的Spartan3原型開發(fā)板中,使讀者能夠邊動(dòng)手邊學(xué)習(xí),達(dá)到快速入門并掌握其要領(lǐng)的目的。本書可作為可編程邏輯器件的學(xué)習(xí)指導(dǎo)書,通過書中的案例,初學(xué)者終可以完全掌握可編程邏輯器件的設(shè)計(jì)。同時(shí),也可作為工程實(shí)踐的指導(dǎo)用書,對(duì)提高可編程邏輯器件開發(fā)人員的設(shè)計(jì)水平有借鑒價(jià)值。

用Verilog設(shè)計(jì)FPGA樣機(jī)實(shí)例解析 內(nèi)容簡(jiǎn)介

本書主要特色: 本書深入淺出地介紹了如何使用Verilog對(duì)可編程邏輯器件進(jìn)行設(shè)計(jì)的方法,主要針對(duì)可編程邏輯器件的設(shè)計(jì),而不是僅僅介紹HDL的語法。同時(shí)還提供了一系列使用Verilog對(duì)可編程邏輯器件進(jìn)行設(shè)計(jì)過程的實(shí)例,從簡(jiǎn)單的門級(jí)電路,到帶有8位軟核處理器和定制I/O外設(shè)的復(fù)雜嵌入式系統(tǒng)。這些實(shí)例可作為通用的基本模塊組合成具體電路,乃至結(jié)構(gòu)復(fù)雜的大系統(tǒng)。 本書中的實(shí)例嚴(yán)格遵循設(shè)計(jì)準(zhǔn)則,編碼和設(shè)計(jì)方法是“向上兼容的”,特點(diǎn)如下:?同樣的方法可應(yīng)用于未來的大型設(shè)計(jì)之中。?同樣的方法能夠有助于其他系統(tǒng)的開發(fā)項(xiàng)目,包括仿真,時(shí)序分析,驗(yàn)證和測(cè)試。?同樣的方法能夠應(yīng)用到ASIC技術(shù)和不同類型的FPGA器件中。?代碼能夠被不同廠家的軟件綜合。 總之,本書是一本實(shí)用的、以硬件為核心的教材,其內(nèi)容涉及用簡(jiǎn)潔的HDL、遵循規(guī)范的設(shè)計(jì)和編碼原則,大限度地實(shí)現(xiàn)向上兼容。

用Verilog設(shè)計(jì)FPGA樣機(jī)實(shí)例解析 目錄

1.門級(jí)組合電路1.1引言1.2簡(jiǎn)述1.3結(jié)構(gòu)描述1.4測(cè)試平臺(tái)1.5參考書目說明1.6推薦的實(shí)驗(yàn)2.FPGA和EDA軟件概述2.1引言2.2FPGA2.3Digilent S3開發(fā)板簡(jiǎn)介2.4開發(fā)流程2.5Xilinx ISE project navigator簡(jiǎn)介2.6ISE project navigator簡(jiǎn)明教程2.7ModelSim 仿真器簡(jiǎn)明教程2.8參考書目說明2.9推薦的實(shí)驗(yàn)3.RTL組合電路3.1引言3.2RT級(jí)元件3.3使用并發(fā)賦值語言布線3.4使用process建模3.5使用IF和CASE語句布線3.6constant和generic3.7設(shè)計(jì)實(shí)例3.8參考書目說明3.9推薦的實(shí)驗(yàn)4.常規(guī)的時(shí)序電路4.1引言4.2觸發(fā)器和寄存器4.3簡(jiǎn)單的設(shè)計(jì)實(shí)例4.4時(shí)序電路的測(cè)試平臺(tái)4.5實(shí)例學(xué)習(xí)4.6參考書目說明4.7推薦的實(shí)驗(yàn)5.FSM5.1引言5.2FSM代碼開發(fā)5.3設(shè)計(jì)實(shí)例5.4參考書目說明5.5推薦的實(shí)驗(yàn)6.FSMD6.1引言6.2FSMD代碼開發(fā)6.3設(shè)計(jì)實(shí)例6.4參考書目說明6.5推薦的實(shí)驗(yàn)7.UART7.1引言7.2UART 接收子系統(tǒng)7.3UART發(fā)送子系統(tǒng)7.4整體的UART系統(tǒng)7.5定制一個(gè)UART7.6參考書目說明7.7推薦的實(shí)驗(yàn)8.PS2 鍵盤8.1引言8.2PS2接收子系統(tǒng)8.3PS2鍵盤掃描碼8.4PS2鍵盤接口電路8.5參考書目說明8.6推薦的實(shí)驗(yàn)9. PS2鼠標(biāo)10.1引言10.2PS2 鼠標(biāo)協(xié)議10.3PS2發(fā)送子系統(tǒng)10.4雙向PS2接口10.5PS2鼠標(biāo)接口10.6參考書目說明10.7推薦的實(shí)驗(yàn) 10. 外部SRAM 10.1引言10.2IS61LV25616AL SRAM規(guī)范10.3基本內(nèi)存控制10.4一個(gè)安全的設(shè)計(jì)10.5更加有挑戰(zhàn)的設(shè)計(jì)10.6參考書目說明10.7推薦的實(shí)驗(yàn)11.Xilinx Spartan-3內(nèi)存11.1引言11.2Spartan-3器件的嵌入式內(nèi)存11.3加入內(nèi)存模塊的方法11.4內(nèi)存接口的HDL模板11.5參考書目說明11.6推薦的實(shí)驗(yàn)12.VGA控制器:圖形12.1引言12.2VGA同步化12.3像素生成電路概述12.4使用對(duì)象映射方案生成圖像12.5使用bit映射方案生成圖像12.6參考書目說明12.7推薦的實(shí)驗(yàn)13.VGA控制器:文本13.1引言13.2文本生成13.3全屏文本顯示13.4完整的pong游戲13.5參考書目說明13.6推薦的實(shí)驗(yàn)14.PicoBlaze 概述14.1引言14.2定制的軟件和硬件14.3PicoBlaze概述14.4開發(fā)流程14.5指令集14.6匯編程序指導(dǎo)14.7參考書目說明15.PicoBlaze匯編代碼開發(fā)15.1引言15.2有用的代碼片斷15.3子程序開發(fā)15.4程序開發(fā)15.5匯編代碼的處理15.6與PicoBlaze綜合15.7參考書目說明15.8推薦的實(shí)驗(yàn)16.PicoBlaze I/O接口16.1引言16.2輸出端口16.3輸入端口16.4帶有開關(guān)和七段LED顯示接口的平方程序16.5帶有組合多路開關(guān)和UART終端的平方程序16.6參考書目說明16.7推薦的實(shí)驗(yàn)17.PicoBlaze中斷接口17.1引言17.2PicoBlaze的中斷控制17.3外部接口17.4軟件開發(fā)注意事項(xiàng)17.5設(shè)計(jì)實(shí)例17.6參考書目說明17.7推薦的實(shí)驗(yàn)附錄A: VHDL模板樣例
展開全部
商品評(píng)論(0條)
暫無評(píng)論……
書友推薦
編輯推薦
返回頂部
中圖網(wǎng)
在線客服