書馨卡幫你省薪 2024個(gè)人購書報(bào)告 2024中圖網(wǎng)年度報(bào)告
歡迎光臨中圖網(wǎng) 請(qǐng) | 注冊(cè)
> >>
計(jì)算機(jī)組成與設(shè)計(jì)實(shí)驗(yàn)教程-(第3版)

計(jì)算機(jī)組成與設(shè)計(jì)實(shí)驗(yàn)教程-(第3版)

出版社:清華大學(xué)出版社出版時(shí)間:2017-03-01
開本: 32開 頁數(shù): 255
本類榜單:教材銷量榜
中 圖 價(jià):¥28.1(7.2折) 定價(jià)  ¥39.0 登錄后可看到會(huì)員價(jià)
加入購物車 收藏
運(yùn)費(fèi)6元,滿39元免運(yùn)費(fèi)
?新疆、西藏除外
本類五星書更多>

計(jì)算機(jī)組成與設(shè)計(jì)實(shí)驗(yàn)教程-(第3版) 版權(quán)信息

計(jì)算機(jī)組成與設(shè)計(jì)實(shí)驗(yàn)教程-(第3版) 本書特色

本書以TEC8計(jì)算機(jī)硬件綜合實(shí)驗(yàn)系統(tǒng)為實(shí)驗(yàn)平臺(tái),全面介紹了計(jì)算機(jī)組成原理及數(shù)字邏輯實(shí)驗(yàn)。全書共8章,第1章詳細(xì)介紹了TEC8計(jì)算機(jī)硬件綜合實(shí)驗(yàn)系統(tǒng);第2章和第3章介紹了計(jì)算機(jī)組成與結(jié)構(gòu)部分的實(shí)驗(yàn),第2章給出6個(gè)基本實(shí)驗(yàn),第3章給出4個(gè)綜合設(shè)計(jì)實(shí)驗(yàn);第4章和第5章介紹了數(shù)字邏輯與數(shù)字系統(tǒng)的實(shí)驗(yàn),第4章給出10個(gè)基本實(shí)驗(yàn),其中的部分實(shí)驗(yàn)同時(shí)可作為計(jì)算機(jī)組成的基本實(shí)驗(yàn),第5章給出4個(gè)綜合設(shè)計(jì)實(shí)驗(yàn),這些實(shí)驗(yàn)同時(shí)可作為EDA技術(shù)的基本實(shí)驗(yàn);第6~8章主要介紹了EDA設(shè)計(jì)的相關(guān)基礎(chǔ)技術(shù),第6章和第7章分別對(duì)VHDL和Verilog HDL進(jìn)行簡(jiǎn)單介紹,第8章介紹了Quartus Ⅱ的使用方法。本書可作為高等院校計(jì)算機(jī)科學(xué)與技術(shù)及相關(guān)專業(yè)的計(jì)算機(jī)組成原理及數(shù)字邏輯實(shí)驗(yàn)課程的教材,也可供計(jì)算機(jī)硬件技術(shù)領(lǐng)域的設(shè)計(jì)人員自學(xué)參考。

計(jì)算機(jī)組成與設(shè)計(jì)實(shí)驗(yàn)教程-(第3版) 內(nèi)容簡(jiǎn)介

本書以TEC8計(jì)算機(jī)硬件綜合實(shí)驗(yàn)系統(tǒng)為實(shí)驗(yàn)平臺(tái),全面介紹了計(jì)算機(jī)組成原理及數(shù)字邏輯實(shí)驗(yàn)。全書共8章,第1章詳細(xì)介紹了TEC8計(jì)算機(jī)硬件綜合實(shí)驗(yàn)系統(tǒng);第2章和第3章介紹了計(jì)算機(jī)組成與結(jié)構(gòu)部分的實(shí)驗(yàn),第2章給出6個(gè)基本實(shí)驗(yàn),第3章給出4個(gè)綜合設(shè)計(jì)實(shí)驗(yàn);第4章和第5章介紹了數(shù)字邏輯與數(shù)字系統(tǒng)的實(shí)驗(yàn),第4章給出10個(gè)基本實(shí)驗(yàn),其中的部分實(shí)驗(yàn)同時(shí)可作為計(jì)算機(jī)組成的基本實(shí)驗(yàn),第5章給出4個(gè)綜合設(shè)計(jì)實(shí)驗(yàn),這些實(shí)驗(yàn)同時(shí)可作為EDA技術(shù)的基本實(shí)驗(yàn);第6~8章主要介紹了EDA設(shè)計(jì)的相關(guān)基礎(chǔ)技術(shù),第6章和第7章分別對(duì)VHDL和Verilog HDL進(jìn)行簡(jiǎn)單介紹,第8章介紹了Quartus Ⅱ的使用方法。 本書可作為高等院校計(jì)算機(jī)科學(xué)與技術(shù)及相關(guān)專業(yè)的計(jì)算機(jī)組成原理及數(shù)字邏輯實(shí)驗(yàn)課程的教材,也可供計(jì)算機(jī)硬件技術(shù)領(lǐng)域的設(shè)計(jì)人員自學(xué)參考。

計(jì)算機(jī)組成與設(shè)計(jì)實(shí)驗(yàn)教程-(第3版) 目錄

目錄 第1章TEC8計(jì)算機(jī)硬件綜合實(shí)驗(yàn)系統(tǒng)/1 1.1TEC8實(shí)驗(yàn)系統(tǒng)的用途1 1.2TEC8實(shí)驗(yàn)系統(tǒng)技術(shù)特點(diǎn)1 1.3TEC8實(shí)驗(yàn)系統(tǒng)組成2 1.4邏輯測(cè)試筆2 1.5TEC8實(shí)驗(yàn)系統(tǒng)結(jié)構(gòu)和操作3 1.5.1模型計(jì)算機(jī)時(shí)序信號(hào)3 1.5.2模型計(jì)算機(jī)組成3 1.6模型計(jì)算機(jī)指令系統(tǒng)6 1.7指示燈、按鈕、開關(guān)7 1.7.1指示燈7 1.7.2按鈕8 1.7.3開關(guān)8 1.8數(shù)字邏輯和數(shù)字系統(tǒng)實(shí)驗(yàn)部分9 1.8.1基本實(shí)驗(yàn)通用區(qū)9 1.8.2大型綜合設(shè)計(jì)實(shí)驗(yàn)裝置9 1.9E2PROM中微代碼的修改10 第2章計(jì)算機(jī)組成原理基本實(shí)驗(yàn)/16 2.1運(yùn)算器組成實(shí)驗(yàn)16 2.2雙端口存儲(chǔ)器實(shí)驗(yàn)22 2.3數(shù)據(jù)通路實(shí)驗(yàn)26 2.4微程序控制器實(shí)驗(yàn)31 2.5CPU組成與機(jī)器指令的執(zhí)行38 2.6中斷原理實(shí)驗(yàn)42 第3章計(jì)算機(jī)組成原理課程綜合設(shè)計(jì)/46 3.1模型機(jī)硬連線控制器設(shè)計(jì)46 3.2模型機(jī)流水微程序控制器設(shè)計(jì)60 3.3模型機(jī)流水硬連線控制器設(shè)計(jì)63〖1〗計(jì)算機(jī)組成與設(shè)計(jì)實(shí)驗(yàn)教程(第3版)目錄[3]〖3〗3.4含有陣列乘法器的ALU設(shè)計(jì)73 第4章數(shù)字邏輯與數(shù)字系統(tǒng)基本實(shí)驗(yàn)/82 4.1基本邏輯門邏輯實(shí)驗(yàn)82 4.2TTL、HC和HCT器件的電壓傳輸特性實(shí)驗(yàn)83 4.3三態(tài)門實(shí)驗(yàn)86 4.4數(shù)據(jù)選擇器和譯碼器實(shí)驗(yàn)88 4.5全加器構(gòu)成及測(cè)試實(shí)驗(yàn)90 4.6組合邏輯中的冒險(xiǎn)現(xiàn)象實(shí)驗(yàn)92 4.7觸發(fā)器實(shí)驗(yàn)93 4.8簡(jiǎn)單時(shí)序電路實(shí)驗(yàn)96 4.9計(jì)數(shù)器和數(shù)碼管實(shí)驗(yàn)98 4.10四相時(shí)鐘分配器實(shí)驗(yàn)104 第5章數(shù)字邏輯與數(shù)字系統(tǒng)綜合設(shè)計(jì)實(shí)驗(yàn)/106 5.1簡(jiǎn)易電子琴實(shí)驗(yàn)106 5.2簡(jiǎn)易頻率計(jì)實(shí)驗(yàn)109 5.3簡(jiǎn)易交通燈實(shí)驗(yàn)114 5.4VGA接口設(shè)計(jì)117 第6章VHDL簡(jiǎn)介/121 6.1VHDL程序的基本結(jié)構(gòu)122 6.1.1實(shí)體說明122 6.1.2結(jié)構(gòu)體說明123 6.1.3程序包126 6.1.4庫127 6.1.5配置128 6.2VHDL的客體及詞法單元129 6.2.1標(biāo)識(shí)符129 6.2.2詞法單元131 6.2.3VHDL的數(shù)據(jù)類型132 6.2.4VHDL的對(duì)象134 6.2.5VHDL運(yùn)算符138 6.3VHDL的基本描述語句139 6.3.1進(jìn)程語句139 6.3.2并行語句142 6.3.3順序語句155 6.4屬性的描述與定義160 6.4.1數(shù)值類屬性160 6.4.2函數(shù)類屬性161 6.4.3帶屬性函數(shù)的信號(hào)163 6.5決斷函數(shù)與信號(hào)延遲164 6.5.1決斷信號(hào)與決斷函數(shù)165 6.5.2信號(hào)延遲165 第7章Verilog HDL基本語法/167 7.1簡(jiǎn)單的Verilog HDL模塊168 7.1.1簡(jiǎn)單的Verilog HDL程序介紹168 7.1.2模塊的結(jié)構(gòu)169 7.1.3模塊的端口定義170 7.1.4模塊內(nèi)容170 7.2數(shù)據(jù)類型及其常量、變量171 7.2.1常量172 7.2.2變量174 7.3運(yùn)算符及表達(dá)式177 7.3.1基本的算術(shù)運(yùn)算符178 7.3.2位運(yùn)算符178 7.3.3邏輯運(yùn)算符180 7.3.4關(guān)系運(yùn)算符180 7.3.5等式運(yùn)算符181 7.3.6移位運(yùn)算符181 7.3.7位拼接運(yùn)算符182 7.3.8縮減運(yùn)算符182 7.3.9優(yōu)先級(jí)別183 7.3.10關(guān)鍵詞183 7.4賦值語句和塊語句184 7.4.1賦值語句184 7.4.2塊語句185 7.5條件語句188 7.5.1if\|else語句188 7.5.2case語句191 7.5.3由于使用條件語句不當(dāng)產(chǎn)生意外的鎖存器194 7.6循環(huán)語句195 7.6.1forever語句196 7.6.2repeat語句196 7.6.3while語句196 7.6.4for語句197 7.7結(jié)構(gòu)說明語句198 7.7.1initial語句199 7.7.2always語句199 7.7.3task和function說明語句200 7.8系統(tǒng)函數(shù)和任務(wù)205 7.8.1$display和$write任務(wù)205 7.8.2系統(tǒng)任務(wù)$monitor209 7.8.3時(shí)間度量系統(tǒng)函數(shù)$time209 7.8.4系統(tǒng)任務(wù)$finish211 7.8.5系統(tǒng)任務(wù)$stop211 7.8.6系統(tǒng)任務(wù)$readmemb和$readmemh211 7.8.7系統(tǒng)任務(wù)$random213 7.9編譯預(yù)處理214 7.9.1宏定義 `define214 7.9.2文件包含處理 `include216 7.9.3時(shí)間尺度 `timescale218 7.9.4條件編譯命令 `ifdef、`else、`endif220 7.10小結(jié)221 第8章Quartus Ⅱ的使用方法/222 8.1Quartus Ⅱ介紹222 8.2Quartus Ⅱ安裝224 8.2.1Quartus Ⅱ安裝準(zhǔn)備224 8.2.2Quartus Ⅱ軟件安裝224 8.3Quartus Ⅱ設(shè)計(jì)示例228 附錄A部分74系列芯片資料及實(shí)驗(yàn)箱器件布局圖/246 圖索引 圖1.1TEC8模型計(jì)算機(jī)3個(gè)機(jī)器周期時(shí)序圖3 圖1.2TEC8模型計(jì)算機(jī)電路框圖4 圖1.3“找到新的硬件向?qū)А睂?duì)話框11 圖1.4初安裝完后串口狀態(tài)11 圖1.5端口屬性11 圖1.6端口設(shè)置11 圖1.7更改端口號(hào)12 圖1.8設(shè)置完成的串口12 圖1.9串口調(diào)試助手窗口13 圖1.10“我的電腦”快捷菜單13 圖1.11“系統(tǒng)屬性”對(duì)話框13 圖1.12“設(shè)備管理器”窗口14 圖2.1機(jī)器周期與T1、T2、T3時(shí)序關(guān)系圖16 圖2.2運(yùn)算器組成實(shí)驗(yàn)電路圖17 圖2.3運(yùn)算器組成實(shí)驗(yàn)微程序流程圖21 圖2.4雙端口存儲(chǔ)器實(shí)驗(yàn)電路圖23 圖2.5雙端口存儲(chǔ)器實(shí)驗(yàn)微程序流程圖25 圖2.6數(shù)據(jù)通路實(shí)驗(yàn)電路圖27 圖2.7數(shù)據(jù)通路實(shí)驗(yàn)微程序流程圖30 圖2.8微指令格式32 圖2.9TEC8模型計(jì)算機(jī)微程序流程圖34 圖2.10TEC8模型計(jì)算機(jī)微程序控制器電路圖35 圖3.1硬連線控制器的機(jī)器周期參考流程圖49 圖3.24×4無符號(hào)陣列乘法器框圖75 圖4.1測(cè)試74LS00邏輯關(guān)系接線圖83 圖4.2測(cè)試74LS28邏輯關(guān)系接線圖83 圖4.3測(cè)試74LS86邏輯關(guān)系接線圖83 圖4.4測(cè)試非門74LS04傳輸特性接線圖85 圖4.5測(cè)試三態(tài)門高電平、低電平和高阻態(tài)接線圖87 圖4.6用74LS125構(gòu)成總線接線圖88 圖4.7雙4選1數(shù)據(jù)選擇器74LS153功能實(shí)驗(yàn)接線圖89 圖4.874LS139實(shí)驗(yàn)接線圖90 圖4.9全加器實(shí)驗(yàn)接線圖91 圖4.10信號(hào)和它3級(jí)反相后的信號(hào)進(jìn)行與非實(shí)驗(yàn)接線圖92 圖4.11信號(hào)和它5級(jí)反相后的信號(hào)進(jìn)行與非實(shí)驗(yàn)接線圖93 〖1〗計(jì)算機(jī)組成與設(shè)計(jì)實(shí)驗(yàn)教程(第3版)圖索引[3]〖3〗圖4.12RS觸發(fā)器測(cè)試接線圖94 圖4.1374LS74參考測(cè)試圖194 圖4.1474LS74參考測(cè)試圖294 圖4.1574LS107測(cè)試圖195 圖4.1674LS107測(cè)試圖295 圖4.17雙D觸發(fā)器74LS74構(gòu)成的二進(jìn)制計(jì)數(shù)器96 圖4.18雙JK觸發(fā)器構(gòu)成的二進(jìn)制計(jì)數(shù)器參考接線圖97 圖4.19異步十進(jìn)制計(jì)數(shù)器97 圖4.20TEC8實(shí)驗(yàn)系統(tǒng)上數(shù)碼管的驅(qū)動(dòng)99 圖4.21復(fù)位法構(gòu)成的模7計(jì)數(shù)器參考接線圖1101 圖4.22復(fù)位法構(gòu)成的模7計(jì)數(shù)器參考接線圖2101 圖4.23置位法模7計(jì)數(shù)器參考接線圖1102 圖4.24置位法模7計(jì)數(shù)器參考接線圖2102 圖4.25復(fù)位法模60計(jì)數(shù)器參考接線圖103 圖4.26置位法模60計(jì)數(shù)器接線圖103 圖4.27四相時(shí)鐘時(shí)序關(guān)系104 圖4.28四相時(shí)鐘分配器參考接線圖105 圖5.1喇叭及其驅(qū)動(dòng)電路106 圖5.2交通燈實(shí)驗(yàn)電路圖115 圖5.3HS和VS時(shí)序圖118 圖5.4VGA接口驅(qū)動(dòng)電路119 圖6.1進(jìn)程間通信140 圖6.2半加/減器邏輯結(jié)構(gòu)圖144 圖6.3例628描述的對(duì)應(yīng)邏輯結(jié)構(gòu)153 圖6.4shift4的邏輯結(jié)構(gòu)153 圖6.5建立時(shí)間與保持時(shí)間162 圖6.6例644描述的信號(hào)模型164 圖6.7例645描述的信號(hào)模型164 圖7.1Verilog程序模塊與相應(yīng)電路圖符號(hào)的關(guān)系169 圖7.2非阻塞賦值方式的設(shè)計(jì)結(jié)果185 圖7.3阻塞賦值方式的設(shè)計(jì)結(jié)果185 圖8.1開發(fā)的基本過程圖223 圖8.2釋放安裝文件224 圖8.3Quartus Ⅱ 9.0 Setup界面225 圖8.4License Agreement界面225 圖8.5填寫個(gè)人信息226 圖8.6選擇安裝路徑226 圖8.7命名安裝文件夾227 圖8.8選擇安裝方式227 圖8.9安裝中228 圖8.10安裝完成228 圖8.11啟動(dòng)Quartus Ⅱ軟件228 圖8.12Quartus Ⅱ軟件界面229 圖8.13啟動(dòng)文件向?qū)?29 圖8.14工程向?qū)?duì)話框230 圖8.15工程導(dǎo)航窗口230 圖8.16指定輸入文本231 圖8.17選擇目標(biāo)器件231 圖8.18EDA工具設(shè)置232 圖8.19設(shè)置匯總232 圖8.20在工程中添加/刪除文件233 圖8.21向工程添加已有文件233 圖8.22新建文件234 圖8.23新建Verilog HDL文本文件234 圖8.24輸入Verilog設(shè)計(jì)源碼235 圖8.25保存修改235 圖8.26“另存為”對(duì)話框235 圖8.27設(shè)置頂層實(shí)體236 圖8.28設(shè)計(jì)編譯236 圖8.29編譯通過237 圖8.30編譯未通過237 圖8.31新建波形仿真文件238 圖8.32新建的.vwf波形仿真文件238 圖8.33插入信號(hào)節(jié)點(diǎn)239 圖8.34Insert Node or Bus對(duì)話框239 圖8.35Node Finder對(duì)話框239 圖8.36完成信號(hào)設(shè)置240 圖8.37設(shè)置時(shí)鐘信號(hào)240 圖8.38設(shè)置時(shí)鐘信號(hào)參數(shù)240 圖8.39輸入信號(hào)設(shè)置完成241 圖8.40保存仿真設(shè)置文件241 圖8.41啟動(dòng)仿真器242 圖8.42完成仿真242 圖8.43查看仿真結(jié)果報(bào)告243 圖8.44啟動(dòng)Pin Planner243 圖8.45Pin Planner配置244 圖8.46啟動(dòng)Programmer244 圖8.47下載設(shè)置245 圖8.48下載完成245 圖A.174LS00內(nèi)部邏輯連線246 圖A.274LS04內(nèi)部邏輯連線246 圖A.374LS06內(nèi)部邏輯連線246 圖A.474HC08內(nèi)部邏輯連線247 圖A.574LS28內(nèi)部邏輯連線247 圖A.674LS30內(nèi)部邏輯連線247 圖A.774HC32內(nèi)部邏輯連線248 圖A.874LS74內(nèi)部邏輯連線248 圖A.974LS86內(nèi)部邏輯連線248 圖A.1074107內(nèi)部邏輯連線249 圖A.1174125內(nèi)部邏輯連線249 圖A.1274139內(nèi)部邏輯連線250 圖A.1374153內(nèi)部邏輯連線250 圖A.1474162內(nèi)部邏輯連線251 圖A.1574HC174內(nèi)部邏輯連線252 圖A.1674240內(nèi)部邏輯連線252 圖A.1774HC244內(nèi)部邏輯連線253 圖A.1874HC273內(nèi)部邏輯連線253 圖A.1974HC298內(nèi)部邏輯連線254 圖A.2074HC374內(nèi)部邏輯連線255 圖A.21HN58C65引腳封裝圖255 圖A.22IDT7132引腳封裝圖255 圖A.23TEC8計(jì)算機(jī)硬件綜合實(shí)驗(yàn)系統(tǒng)器件布局圖256表索引 表1.1指示燈對(duì)應(yīng)的信號(hào)狀態(tài)3 表1.2TEC8模型計(jì)算機(jī)指令系統(tǒng)6 表1.3TEC8模型計(jì)算機(jī)操作模式9 表2.174181正邏輯下的功能表18 表2.2實(shí)驗(yàn)中用到的信號(hào)19 表2.3運(yùn)算器實(shí)驗(yàn)測(cè)試數(shù)據(jù)20 表2.4運(yùn)算器組成實(shí)驗(yàn)結(jié)果表22 表2.5實(shí)驗(yàn)中用到的信號(hào)24 表2.6雙端口存儲(chǔ)器實(shí)驗(yàn)結(jié)果25 表2.7數(shù)據(jù)通路實(shí)驗(yàn)中涉及的信號(hào)28 表2.8數(shù)據(jù)通路實(shí)驗(yàn)結(jié)果31 表2.9后繼微地址、判別字段和其他微命令32 表2.10控制臺(tái)模式開關(guān)和控制臺(tái)操作的對(duì)應(yīng)關(guān)系37 表2.11預(yù)習(xí)時(shí)要求完成的手工匯編39 表2.12單微指令方式下指令執(zhí)行跟蹤結(jié)果41 表2.13主程序43 表2.14中斷服務(wù)程序44 表2.15中斷原理實(shí)驗(yàn)結(jié)果45 表3.1新設(shè)計(jì)CPU的指令系統(tǒng)47 表3.2組合邏輯譯碼表的一般格式48 表3.3作為硬連線控制器時(shí)的EPM7128S引腳規(guī)定50 表3.4微指令代碼表62 表3.5ALU運(yùn)算功能74 表3.6電平開關(guān)、指示燈對(duì)應(yīng)的EPM7128S引腳號(hào)75 表3.7乘法測(cè)試數(shù)據(jù)76 表4.174LS00邏輯關(guān)系測(cè)試表83 表4.274LS28邏輯關(guān)系測(cè)試表83 表4.374LS86邏輯關(guān)系測(cè)試表83 表4.474LS04、74HC04和74HCT04電壓傳輸特性測(cè)試數(shù)據(jù)85 表4.574LS125輸出的3個(gè)狀態(tài)高電平、低電平、高阻態(tài)實(shí)驗(yàn)結(jié)果87 表4.6構(gòu)成總線實(shí)驗(yàn)結(jié)果88 表4.7雙4選1數(shù)據(jù)選擇器74LS153實(shí)驗(yàn)結(jié)果表89 表4.874LS139實(shí)驗(yàn)結(jié)果表90 表4.9全加器實(shí)驗(yàn)結(jié)果表91 表4.10RS觸發(fā)器功能測(cè)試表94 表4.11D觸發(fā)器74LS74功能測(cè)試結(jié)果表95 表4.12JK觸發(fā)器74LS107功能測(cè)試表95 〖1〗計(jì)算機(jī)組成與設(shè)計(jì)實(shí)驗(yàn)教程(第3版)表索引[3]〖3〗表4.1374LS47驅(qū)動(dòng)規(guī)則100 表5.1C調(diào)的部分音符和對(duì)應(yīng)頻率107 表5.2簡(jiǎn)易電子琴實(shí)驗(yàn)中的信號(hào)與EPM7128S CPLD引腳對(duì)應(yīng)關(guān)系108 表5.3頻率計(jì)被測(cè)信號(hào)選擇110 表5.4簡(jiǎn)易頻率計(jì)實(shí)驗(yàn)中的信號(hào)與EPM7128S CPLD引腳對(duì)應(yīng)關(guān)系111 表5.5交通燈實(shí)驗(yàn)中的信號(hào)與EPM7128S CPLD引腳對(duì)應(yīng)關(guān)系115 表5.6顏色編碼表118 表5.7VGA接口設(shè)計(jì)實(shí)驗(yàn)的信號(hào)與EPM7128S CPLD引腳對(duì)應(yīng)關(guān)系119 表6.1端口方向說明123 表6.2VHDL保留關(guān)鍵字130 表6.3VHDL標(biāo)準(zhǔn)數(shù)據(jù)類型132 表6.4類型轉(zhuǎn)換函數(shù)134 表6.5VHDL運(yùn)算符及優(yōu)先級(jí)138 表7.1wire型和tri型變量真值表175 表7.2模運(yùn)算符%的運(yùn)算規(guī)則178 表7.3位運(yùn)算符178 表7.4取反運(yùn)算符 ~ 運(yùn)算規(guī)則179 表7.5按位與運(yùn)算符&運(yùn)算規(guī)則179 表7.6按位或運(yùn)算符|運(yùn)算規(guī)則179 表7.7按位異或運(yùn)算符^運(yùn)算規(guī)則179 表7.8按位同或運(yùn)算符^~運(yùn)算規(guī)則179 表7.9邏輯運(yùn)算符180 表7.10邏輯運(yùn)算規(guī)則表180 表7.11關(guān)系運(yùn)算符180 表7.12等式運(yùn)算符181 表7.13等式運(yùn)算符運(yùn)算規(guī)則181 表7.14運(yùn)算符優(yōu)先級(jí)183 表7.15case、casez、casex真值表193 表7.16循環(huán)語句195 表7.17常用的輸出格式206 表7.18常用的格式字符206 表7.19不同的參數(shù)值系統(tǒng)輸出的特征信息211 表7.20時(shí)間單位219 表A.1Y=A & B真值表246 表A.2Y=真值表246 表A.3Y=A & B真值表247 表A.4Y=A # B真值表247 表A.5Y=A&B&C&D&E&F&G&H真值表247 表A.6Y=A # B真值表247 表A.774LS74真值表248 表A.8Y=A⊕B真值表248 表A.974107真值表248 表A.1074125真值表249 表A.1174139真值表249 表A.1274153真值表250 表A.1374HC174真值表251 表A.1474240真值表252 表A.1574HC244真值表252 表A.1674HC273真值表253 表A.1774HC298真值表254 表A.1874HC374真值表254
展開全部
商品評(píng)論(0條)
暫無評(píng)論……
書友推薦
本類暢銷
編輯推薦
返回頂部
中圖網(wǎng)
在線客服